描述
此參考設(shè)計(jì)面向目前使用 FPGA 或 ASIC 將高速數(shù)據(jù)轉(zhuǎn)換器連接到基帶處理器的寬帶接收器系統(tǒng)開發(fā)人員,他們需要縮短產(chǎn)品上市時(shí)間,同時(shí)增強(qiáng)性能并大大降低成本、功率和尺寸。此參考設(shè)計(jì)包括首個(gè)廣泛使用的處理器,其中集成 JESD204B 接口和數(shù)字前端處理 (DFE) 能力。如將 ADC32RF80 連接至 DAC34J84,則可為航空和國防、測試和測量以及各種工業(yè)應(yīng)用提供高效的解決方案。
特性
信號(hào)處理器易于通過 JESD204B 集成到數(shù)據(jù)轉(zhuǎn)換器
當(dāng)連接至 ADC32RF80 時(shí),可用帶寬為兩個(gè) 75MHz 通道或單個(gè) 100MHz 通道
適用于濾波、下采樣或上采樣的 DFE 處理:用于減輕計(jì)算密集型 2D FFT 運(yùn)算負(fù)載的 FFTC 硬件加速器,可實(shí)現(xiàn)低延遲和高精度
附加了 JESD 的寬帶采樣信號(hào)處理解決方案,包含數(shù)字信號(hào)處理器 (DSP)、ADC 和 DAC 板、演示軟件、配置 GUI 以及入門指南
強(qiáng)大的演示和開發(fā)平臺(tái),包括三個(gè) EVM、一個(gè)確定性延遲卡、原理圖、BOM、用戶指南、基準(zhǔn)、軟件和演示