加入星計劃,您可以享受以下權益:

  • 創(chuàng)作內容快速變現
  • 行業(yè)影響力擴散
  • 作品版權保護
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質創(chuàng)作者
  • 5000+ 長期合作伙伴
立即加入
  • 正文
    • 晶圓制造
    • CP測試
  • 相關推薦
申請入駐 產業(yè)圖譜

鳳姐如何變冰冰?一文了解芯片生產制造流程

2022/02/28
1480
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點資訊討論

今天,杰哥帶大家了解一下如何從沙子變成芯片,幫助零基礎小白快速了解芯片生產制造流程。

晶圓制造

高大上的芯片最初的原材料其實是沙子,這也是科學技術神奇的地方。沙子的主要成分是二氧化硅(SiO2),而脫氧后的沙子最多包含25%的硅元素,硅是地殼內第二豐富的元素,這也是半導體制造產業(yè)的基礎。

沙子經過熔煉和多步凈化與提純就可以得到用于半導體制造的高純度多晶硅,學名電子級硅,平均每一百萬個硅原子中最多只有一個雜質原子。24K金大家都知道吧,黃金純度高達99.998%,但是還是沒有這個電子級硅的純度高。

把高純度多晶硅放在單晶爐內拉制,就可以得到接近圓柱形的單晶硅錠,重量大約100千克,硅純度高達99.9999%以上。再將單晶硅錠橫向切割成圓形的單個硅片,就得到了單晶硅片,這也就是我們常說的用來制造芯片的晶圓(Wafer)。

單晶硅在電學性質和力學性質等方面的表現都要比多晶硅更好一些,所以半導體制造都是以單晶硅為基本材料。

舉個生活中的例子,可以幫大家理解多晶硅與單晶硅。冰糖大家應該都見過,小時候經常吃的像方形小冰塊一樣的冰糖,其實就是單晶冰糖。相應的也有多晶冰糖,形狀通常不規(guī)則,用來做中藥或者熬湯用,有潤肺止咳的功效。

同一種物質晶體排列結構不同,其性能和用處也會不盡相同,甚至差異明顯。

半導體制造企業(yè),例如英特爾臺積電中芯國際等工廠通常不生產晶圓,只是晶圓的搬運工,都是從Wafer供應商那里直接購買。

晶圓制造就是要把設計好的電路(專業(yè)術語叫掩膜,英文名為Mask)在晶圓上實現出來。

首先我們需要把光刻膠(Photo Resist)均勻鋪在晶圓表面,在這個過程中需要保持晶圓旋轉,這樣可以讓光刻膠鋪的非常薄、非常平。然后光刻膠層透過掩模(Mask)被曝光在紫外線(UV)之下,變得可溶。

掩模上印著預先設計好的電路圖案,紫外線透過它照在光刻膠層上,就會形成電路的每一層圖案。一般來說,在晶圓上得到的電路圖案是掩模上圖案的四分之一。

接下來是溶解光刻膠,曝光在紫外線下的光刻膠被化學試劑溶解掉,清除后留下的圖案和掩模上的一致。然后是蝕刻,使用化學物質溶解掉暴露出來的晶圓部分,剩下的光刻膠保護著不應該蝕刻的部分。蝕刻完成后,光刻膠的使命宣告完成,全部清除后就可以看到設計好的電路圖案。這一系列過程我們稱之為光刻。

光刻的過程其實類似于我們生活中用傻瓜照相機拍照的過程。鋪上光刻膠的晶圓就是相機的膠片,我們要拍攝的實物就是掩膜,拍照的過程就是半導體曝光的過程,沖洗膠片的過程就類似于后面的蝕刻以及溶解光刻膠。

最后的結果也有些類似,光刻將設計好的電路在晶圓上實現了出來,得到了芯片,如同拍照將實物的樣子在膠片上實現了出來,得到了照片。

光刻是芯片制造過程中最主要的工藝之一。通過光刻,我們就實現了把設計好的電路鋪在晶圓上,重復進行就可以在晶圓上實現多個相同的電路,每一個電路都是一個單獨的芯片,英文稱為die。實際的芯片制造流程比這個復雜得多,通常需要經過成百上千道工序。所以說半導體是制造業(yè)的皇冠。

了解芯片制造流程對于從事半導體生產制造相關的崗位比較重要,尤其是FAB廠如臺積電、中芯國際等工廠的技術人員,或者芯片研發(fā)團隊的量產相關崗位如產品工程師、測試工程師等,都屬于必備的基礎知識。

CP測試

CP是Chip Probing的縮寫,CP測試屬于晶圓級測試,是通過探針卡(Probe Card)和探針臺(Prober)使自動化測試設備(ATE,Automatic Test Equipment)到晶圓上的單顆芯片(die)之間建立電氣連接。CP測試的目的是確保每顆die都能滿足芯片的設計規(guī)格(Specification),篩除其中有問題的die,然后再去做芯片封裝。這樣就可以減少芯片封裝的成本,同時保證芯片的質量。

CP測試需要的硬件設備包括探針卡、探針臺、ATE測試機臺以及測試機與探針卡之間的接口(Mechanical Interface)。

測試工程師需要基于ATE測試平臺開發(fā)CP測試程序,內容通常包括電氣連接性測試、功能測試和參數測試等。CP測試程序會根據測試結果Pass或者Fail進行分Bin并生成Inkless Map,標記出測試Fail die的wafer map圖。

CP測試結果通常以良率的形式進行統(tǒng)計,良率就是指pass die占測試die總數的百分比。相應的,良率損失是指fail die占測試die總數的百分比。CP測試也稱為中測,是半導體后道封裝測試的第一站,也是芯片制造完成后第一道驗證芯片設計規(guī)格的測試。

從節(jié)省芯片生產成本的角度考慮,我們應該把盡可能多的測試項目都放到CP測試中,提高CP測試覆蓋率,盡可能早地把有問題的芯片篩出去。但是相應地,CP測試硬件的成本(主要是探針卡和測試機臺)也會上升,歸根到底其實就是一個需要折中考慮的問題。

如果芯片市場需求量相對較大,測試硬件成本與銷售利潤來比微不足道,那就應該盡量提高CP測試覆蓋率。反之,就需要考慮節(jié)省硬件成本。

了解CP測試對于從事半導體封裝測試相關的崗位比較重要,尤其是封測廠如日月光、安靠、長電等CP測試相關的技術人員,或者芯片研發(fā)團隊的量產相關崗位如產品工程師、測試工程師等,都屬于必備的基礎知識。

未完待續(xù)…...

相關推薦