近年來(lái),隨著攝像和顯示技術(shù)的快速發(fā)展,高清圖像的像素逐年增加,無(wú)論是連接攝像頭的軟板,還是驅(qū)動(dòng)主屏的主板,都慢慢地看到了 MIPI C-Phy 鏈路的設(shè)計(jì)身影。由于 C-Phy 大大簡(jiǎn)化了物理連接方式,所以 C-Phy 可以節(jié)省更多的 PCB 空間,為電子產(chǎn)品實(shí)現(xiàn)進(jìn)一步小型化提供了可能性。C-Phy 的基本協(xié)議信息如下:
高速時(shí)鐘:嵌入式時(shí)鐘
信道編碼:特殊的狀態(tài)編碼減少時(shí)鐘頻率
最大傳輸速度:約 17.1Gb/s
Lane 最大速度:5.7Gb/s
最少管腳數(shù)量:3pins(TX) 1lane(TX)
最大管腳數(shù)量:9pins(TX) 3lane(TX)
在軟件設(shè)計(jì)方面,目前還沒(méi)有看到具有完美設(shè)計(jì) C-Phy 鏈路的工具,通常還是要通過(guò)工程師來(lái)手動(dòng)把控 C-Phy 鏈路設(shè)計(jì),保證 3 條線(xiàn)之間的耦合,等長(zhǎng)以及相位控制在容差范圍之內(nèi),為設(shè)計(jì)帶來(lái)了不小的難度,稍有不慎,就會(huì)造成傳輸速率提升不上去,甚至設(shè)計(jì)失敗的風(fēng)險(xiǎn)。本文老吳為大家介紹如何基于 Hyperlynx DRC 實(shí)時(shí)自動(dòng)地檢查 C-Phy 鏈路設(shè)計(jì)的質(zhì)量,為高清圖像傳輸保駕護(hù)航!
工具:HyerlynxDRC VX.2.8
規(guī)則一:C-Phy 阻抗檢查
檢查目的:檢查一個(gè) MIPI C-Phy 的三個(gè)網(wǎng)絡(luò)是否滿(mǎn)足阻抗及差分阻抗值要求。
規(guī)則二:C-Phy 等長(zhǎng)及過(guò)孔數(shù)量檢查
檢查目的:一個(gè) C-phy 組中 3 個(gè)網(wǎng)絡(luò)的長(zhǎng)度必須滿(mǎn)足容許誤差要求,同時(shí)過(guò)孔數(shù)量必須相等。
規(guī)則三:C-Phy 組之間檢查
檢查目的:為避免 C-Phy 組網(wǎng)絡(luò)間的串?dāng)_,兩個(gè) C-Phy 組網(wǎng)絡(luò)同層走線(xiàn)之間的間距必須滿(mǎn)足最小間距要求。
規(guī)則四:C-Phy 對(duì)稱(chēng)性檢查
檢查目的:檢查一個(gè) MIPI C-Phy 的三個(gè)網(wǎng)絡(luò)是否走線(xiàn)對(duì)稱(chēng)。
無(wú)論您的 PCB 工具使用的是 Xpediiton,PADS, 還是 Allegro,以上 4 條檢查項(xiàng)都可以在你設(shè)計(jì)過(guò)程中實(shí)時(shí)進(jìn)行檢查,當(dāng)發(fā)現(xiàn)問(wèn)題時(shí)及時(shí)定位或輸出相應(yīng)包括,大大節(jié)省了人工檢查的時(shí)間成本以及為后續(xù)仿真減輕了壓力。每一條規(guī)則都帶有相應(yīng)的參數(shù)信息,這里就不再一一展開(kāi)為大家解釋了,如果有需要的朋友,歡迎與老吳進(jìn)行聯(lián)系。
總結(jié),MIPI CPHY 在 MIPI DPHY 的基礎(chǔ)上成倍增加了帶寬,減少了線(xiàn)對(duì)數(shù)量,在高速大靶面傳感器和高分高刷新移動(dòng)設(shè)備 OLED 應(yīng)用上越來(lái)越普及。Hyperlynx DRC 基于目前軟件條件,提供了自動(dòng)化檢測(cè)驗(yàn)證方案,為 C-Phy 設(shè)計(jì)提供了高效的驗(yàn)證平臺(tái)。