系統(tǒng)版本:移位器系統(tǒng)
所謂電平,是指兩功率或電壓之比的對(duì)數(shù),有時(shí)也可用來(lái)表示兩電流之比的對(duì)數(shù)。電平的單位分貝用dB表示。常用的電平有功率電平和電壓電平兩類,它們各自又可分為絕對(duì)電平和相對(duì)電平兩種。
人們?cè)诔鯇W(xué)“電平”的時(shí)候,往往把抽象的電學(xué)概念用水的具體現(xiàn)象進(jìn)行比喻。如水流比電流、水壓似電壓、水阻喻電阻。解釋“電平”不妨如法炮制。我們說(shuō)的“水平”,詞典中解釋與水平面平行、或在某方面達(dá)到一定高度,引申指事物在同等條件下的比較結(jié)論。如人們常說(shuō)到張某工作很有水平、李某辦事水平很差。這樣的話都知其含義所在。即指“張某”與“李某”相比而言。故借“水平”來(lái)比喻“電平”能使人便于理解。
要了解邏輯電平的內(nèi)容,首先要知道以下幾個(gè)概念的含義:
1:輸入高電壓(Vih): 保證邏輯門的輸入為高電平時(shí)所允許的最小輸入高電平,當(dāng)輸入電平高于Vih時(shí),則認(rèn)為輸入電平為高電平。
2:輸入低電壓(Vil):保證邏輯門的輸入為低電平時(shí)所允許的最大輸入低電平,當(dāng)輸入電平低于Vil時(shí),則認(rèn)為輸入電平為低電平。
3:輸出高電壓(Voh):保證邏輯門的輸出為高電平時(shí)的輸出電平的最小值,邏輯門的輸出為高電平時(shí)的電平值都必須大于此Voh。
4:輸出低電壓(Vol):保證邏輯門的輸出為低電平時(shí)的輸出電平的最大值,邏輯門的輸出為低電平時(shí)的電平值都必須小于此Vol。
5:閾值電平電壓(Vt): 數(shù)字電路芯片都存在一個(gè)閾值電壓,就是電路剛剛勉強(qiáng)能翻轉(zhuǎn)動(dòng)作時(shí)的電平。它是一個(gè)界于輸入高電壓和輸入低電壓之間的電壓值,對(duì)于CMOS電路的閾值電平電壓,基本上是二分之一的電源電壓值,但要保證穩(wěn)定的輸出,則必須要求輸出高電壓> 輸入高電壓,輸出低電壓<輸入低電壓,而如果輸入電壓在閾值上下,也就是Vil~Vih這個(gè)區(qū)域,電路的輸出會(huì)處于不穩(wěn)定狀態(tài)。
對(duì)于一般的邏輯電平,以上參數(shù)的關(guān)系如下:Voh > Vih > Vt > Vil > Vol。
6:Ioh:邏輯門輸出為高電平時(shí)的負(fù)載電流(為拉電流)。
7:Iol:邏輯門輸出為低電平時(shí)的負(fù)載電流(為灌電流)。
8:Iih:邏輯門輸入為高電平時(shí)的電流(為灌電流)。
9:Iil:邏輯門輸入為低電平時(shí)的電流(為拉電流)。
門電路輸出極在集成單元內(nèi)不接負(fù)載電阻而直接引出作為輸出端,這種形式的門稱為開(kāi)路門。開(kāi)路的TTL、CMOS、ECL門分別稱為集電極開(kāi)路(OC)、漏極開(kāi)路(OD)、發(fā)射極開(kāi)路(OE),使用時(shí)應(yīng)審查是否接上拉電阻(OC、OD門)或下拉電阻(OE門),以及電阻阻值是否合適。