加入星計(jì)劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴(kuò)散
  • 作品版權(quán)保護(hù)
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長期合作伙伴
立即加入
  • 正文
  • 相關(guān)推薦
  • 電子產(chǎn)業(yè)圖譜
申請入駐 產(chǎn)業(yè)圖譜

上拉電阻的作用

2021/09/06
1143
閱讀需 2 分鐘
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

硬件型號:高科美芯1206

系統(tǒng)版本:半導(dǎo)體系統(tǒng)

一般上拉電阻的作用是上拉增大電流。

1、當(dāng)TTL電路驅(qū)動CMOS電路時(shí),如果電路輸出的高電平低于CMOS電路的最低高電平(一般為3.5V), 這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

2、OC門電路必須使用上拉電阻,以提高輸出的高電平值。

3、為增強(qiáng)輸出引腳的驅(qū)動能力,有的單片機(jī)管腳上也常使用上拉電阻。

4、在CMOS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻以降低輸入阻抗, 提供泄荷通路。

5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限,增強(qiáng)抗干擾能力。

6、提高總線的抗電磁干擾能力,管腳懸空就比較容易接受外界的電磁干擾。

7、長線傳輸中電阻不匹配容易引起反射波干擾,加上、下拉電阻是電阻匹配,有效的抑制反射波干擾。


(圖片來源于互聯(lián)網(wǎng)

相關(guān)推薦

電子產(chǎn)業(yè)圖譜