楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布,推出 Cadence? Optimality? Intelligent System Explorer,使電子系統(tǒng)的多學(xué)科分析和優(yōu)化(MDAO)得以實(shí)現(xiàn)。在革新仿真技術(shù)并提供具有突破性能和準(zhǔn)確度的產(chǎn)品之后,Cadence 將重點(diǎn)放在優(yōu)化方面,率先推出了顛覆性的 Cadence Cerebrus? Intelligent Chip Explorer,現(xiàn)在,Cadence 又推出了 Optimality Explorer。Optimality Explorer 利用類似于 Cadence Cerebrus 中使用的 AI 技術(shù)實(shí)現(xiàn)了突破性的結(jié)果,對設(shè)計(jì)進(jìn)行了優(yōu)化,平均速度比傳統(tǒng)手動(dòng)操作快 10 倍,在一些設(shè)計(jì)上甚至實(shí)現(xiàn)了高達(dá) 100 倍的速度提升。Optimality Explorer 進(jìn)一步鞏固了 Cadence 在系統(tǒng)分析領(lǐng)域的領(lǐng)導(dǎo)地位,為市場帶來了一個(gè) AI 驅(qū)動(dòng)的、支持 MDAO 的設(shè)計(jì)同步多物理場系統(tǒng)分析解決方案,實(shí)屬業(yè)內(nèi)首創(chuàng)。
用于 3D 電磁(EM)分析的 Cadence Clarity? 3D Solver 和用于高速信號完整性(SI)和電源完整性(PI)分析的 Sigrity? X 技術(shù)是首個(gè)支持 Optimality Explorer 的 Cadence 多物理場系統(tǒng)分析軟件產(chǎn)品。有了 Optimality Explorer,Clarity 和 Sigrity X 求解器可以顯著提高設(shè)計(jì)人員的生產(chǎn)力和效率,使設(shè)計(jì)團(tuán)隊(duì)能夠探索整個(gè)設(shè)計(jì)空間并快速有效地收斂最佳設(shè)計(jì)。
Optimality Intelligent System Explorer 具有以下優(yōu)勢:
- 設(shè)計(jì)洞察:幫助設(shè)計(jì)人員快速確定最佳的電氣性能,避免次優(yōu)的局部最小值和最大值,同時(shí)映射各種變化,以便考慮更多情況,探索完整的設(shè)計(jì)空間
- 提高生產(chǎn)力:助力設(shè)計(jì)工程師和團(tuán)隊(duì)有效優(yōu)化系統(tǒng)級設(shè)計(jì),與手動(dòng)對比參數(shù)表相比,生產(chǎn)率提高了 10 倍,在某些設(shè)計(jì)上甚至實(shí)現(xiàn)了高達(dá) 100 倍的速度提升
- 界面易于使用:使用模式靈活,客戶能夠從 Clarity 和 Sigrity X 環(huán)境中激活 Optimality Explorer,進(jìn)而快速調(diào)用 MDAO
- 可擴(kuò)展的解決方案:允許客戶跨 Cadence 的多物理場技術(shù)擴(kuò)展 AI 驅(qū)動(dòng)的優(yōu)化,以創(chuàng)建一個(gè)涵蓋仿真、優(yōu)化和簽核的綜合計(jì)算軟件解決方案
“多年來,基于設(shè)計(jì)/原型/測試/優(yōu)化和最終制造的人力密集型工作流程,系統(tǒng)層面的優(yōu)化效率非常低”,Cadence 多物理場系統(tǒng)分析事業(yè)部研發(fā)副總裁 Ben Gu 說道,“有了 Optimality Explorer 提供的 MDAO 功能,從 IC 到封裝、PCB 和系統(tǒng)在內(nèi)的系統(tǒng)級優(yōu)化速度大大提升,并且達(dá)到了 Cadence 標(biāo)志性的黃金標(biāo)準(zhǔn)精度。”
客戶反饋
“在高速封裝設(shè)計(jì)中,在流片前對設(shè)計(jì)進(jìn)行優(yōu)化是一個(gè)事半功倍的過程。對于我們的 DDR 封裝優(yōu)化過程,Cadence 提供了支持 Optimality Explorer 的 Clarity 3D Solver,幫助我們發(fā)現(xiàn)最佳參數(shù)配置,在大幅縮短的時(shí)間窗口內(nèi)滿足設(shè)計(jì)標(biāo)準(zhǔn),從而加快了我們的產(chǎn)品上市時(shí)間,同時(shí)使我們能夠提供性能更高的解決方案?!?/p>
-Alan Zhu,Ambarella 硬件部副總裁
“在我們的新一代昆侖芯 AI 芯片項(xiàng)目中,Clarity 3D Solver 提供了無與倫比的速度和能力,卓越的準(zhǔn)確度也一如既往。我們利用 Clarity 3D Solver 進(jìn)行高速通道建模和優(yōu)化?,F(xiàn)在,通過 Cadence 的 Optimality Explorer,我們將優(yōu)化傳輸線性能所需的時(shí)間從幾小時(shí)縮短到幾分鐘。與以前的方法相比,我們能更快地調(diào)整高速差分對布線約束的物理參數(shù)。節(jié)省下來的時(shí)間可以用來優(yōu)化設(shè)計(jì)的其他部分,確保所有關(guān)鍵接口都能以最佳性能運(yùn)行?!?/p>
-Canghai Gu,百度昆侖芯首席芯片架構(gòu)師
“聯(lián)發(fā)科是 SerDes 設(shè)計(jì)技術(shù)的領(lǐng)導(dǎo)者。在我們最近進(jìn)行的 112G PAM4 SerDes 項(xiàng)目中,Cadence 的 Optimality Explorer 和 Clarity 3D Solver 幫助我們實(shí)現(xiàn)了 75% 的性能提升。Cadence 提供了突破性的 AI 驅(qū)動(dòng)優(yōu)化,讓我們可以快速有效地確定最佳回波損耗和插入損耗,以及 TDR 波形,加速了設(shè)計(jì)團(tuán)隊(duì)的生產(chǎn)力,并成功完成最終產(chǎn)品?!?/p>
-Aaron Yang 和 Howard Yin,聯(lián)發(fā)科設(shè)計(jì)總監(jiān)
“我們是 Cadence Optimality Intelligent System Explorer 的早期采用者,在具有多個(gè)通孔結(jié)構(gòu)和傳輸線的剛?cè)峤Y(jié)合 PCB 板上,該工具性能卓越。Optimality Explorer 的 AI 驅(qū)動(dòng)優(yōu)化讓我們發(fā)現(xiàn)了新穎的設(shè)計(jì)和方法,而這些是我們利用其它工具無法實(shí)現(xiàn)的。Optimality Explorer 為原本就性能強(qiáng)大的 Clarity 3D Solver 增加了智能,幫助我們加速達(dá)成性能目標(biāo)?!?/p>
-Kyle Chen,微軟首席硬件工程師
售價(jià)及上市日期
Optimality Intelligent System Explorer 現(xiàn)在可向特定客戶開放早期訪問權(quán)限。預(yù)計(jì)將在 2022 年第四季度全面上市。