加入星計(jì)劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴(kuò)散
  • 作品版權(quán)保護(hù)
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長(zhǎng)期合作伙伴
立即加入
  • 正文
    • PCIe6.0不起波瀾
    • 青黃不接的三代接口
    • 多世代并行競(jìng)爭(zhēng)仍會(huì)持續(xù)
  • 相關(guān)推薦
  • 電子產(chǎn)業(yè)圖譜
申請(qǐng)入駐 產(chǎn)業(yè)圖譜

多代競(jìng)爭(zhēng)中,PCIe走向何方?

2022/02/16
737
閱讀需 10 分鐘
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

2022年1月15日,PCI-SIG組織宣布PCIe 6.0規(guī)范標(biāo)準(zhǔn)v1.0版本正式發(fā)布。

PCIe 6.0被稱作是21世紀(jì)以來(lái)PCIe最大的歷史變化,PCIe 6.0規(guī)范將PCIe 5.0規(guī)范(32GT/s)的帶寬和功率效率提高了一倍,同時(shí)可提供更低的延遲。

此前PCIe 5.0/4.0/3.0都采用基于NRZ(Non-Return-to-Zero)的128b/130b編碼。PCIe 6.0則改用PAM4脈沖調(diào)幅信令,1b/1b編碼,單個(gè)信號(hào)就能有四種編碼(00/01/10/11)狀態(tài),比之前翻番,允許承載最高30GHz頻率。PCIe6.0具有4級(jí) (PAM4) 信號(hào)的脈沖幅度調(diào)制,可以實(shí)現(xiàn)輕量級(jí)前向糾錯(cuò) (FEC) 和循環(huán)冗余校驗(yàn) (CRC),減輕與PAM4信令相關(guān)的誤碼率,并保持了前幾代PCIe技術(shù)相同的向后兼容性。

PCI-SIG的路線圖曾表示,I/O帶寬每三年會(huì)翻倍。但是,PCIe的技術(shù)快速迭代并沒(méi)有帶來(lái)PCIe的市場(chǎng)需求,目前市場(chǎng)進(jìn)步已經(jīng)遠(yuǎn)遠(yuǎn)滯后于技術(shù)。

PCIe6.0不起波瀾

雖然這是一個(gè)爭(zhēng)搶科技首發(fā)的時(shí)代,但是在PCIe 6.0的使用上,頭部公司卻又諱莫如深。如上文所說(shuō),英特爾、AMD都剛剛開(kāi)始發(fā)布5.0的面世計(jì)劃,英偉達(dá)也只是表態(tài)推出BlueField-3 DPU支持PCIe 5.0。

在6.0發(fā)布之前、發(fā)布之后,除IP、設(shè)計(jì)公司之外,仍鮮有產(chǎn)品公司表態(tài)。

最快推出PCIe 6.0產(chǎn)品的公司是Rambus,它今年在全球首個(gè)發(fā)布了完全符合PCIe 6.0的控制器,但是沒(méi)有展示實(shí)物。

Rambus的PCIe 6.0接口控制器支持64GT/s傳輸數(shù)據(jù)率,x1通道滿足8GB/s的單向物理帶寬(相當(dāng)于PCIe 4.0 x4),x16達(dá)256GB/s,雙向512GB/s。新一代PAM4脈沖調(diào)制同樣在線,編碼狀態(tài)翻番到4個(gè),最高可承載30GHz頻率,而且加入FEC(前向糾錯(cuò))用來(lái)糾正信號(hào)錯(cuò)誤。

但最新推出的Rambus產(chǎn)品并不是民用,它主要針對(duì)數(shù)據(jù)中心、人工智能、機(jī)器學(xué)習(xí)、HPC、汽車(chē)、物聯(lián)網(wǎng)、和航空航天等領(lǐng)域。除了Rambus,群聯(lián)也表示已經(jīng)開(kāi)始為PCIe 6.0 SSD開(kāi)發(fā)低級(jí)組件,并預(yù)計(jì)將在2025年至2026年推出。

IP和設(shè)計(jì)在PCIe 6.0上的動(dòng)作更早,PCI SIG發(fā)布PCIe 6.0規(guī)范最終草案幾周后,Cadence推出首批經(jīng)過(guò)硅驗(yàn)證的IP封裝之一,使芯片開(kāi)發(fā)人員能夠在他們的設(shè)計(jì)中實(shí)施PCIe 6.0支持并對(duì)其進(jìn)行測(cè)試,將使早期采用者能夠在2022年至2023年為芯片添加對(duì)PCIe6.0的支持。

Cadence的PCIe 6.0 IP包括一個(gè)控制器和一個(gè)基于DSP的 PHY(物理接口)。該控制器采用多數(shù)據(jù)包處理架構(gòu),在x16配置中支持高達(dá)1024位寬的數(shù)據(jù)路徑,并支持PCIe 6.0的所有關(guān)鍵特性,例如高達(dá)64 GT/s的數(shù)據(jù)傳輸速率(雙向)、具有四級(jí) (PAM4)信令的脈沖幅度調(diào)制、低延遲前向糾錯(cuò) (FEC)、FLIT 模式和 L0p電源狀態(tài)。

比Cadence更早,新思去年3月就宣布了針對(duì) PCI Express (PCIe) 6.0 技術(shù)的完整 IP 解決方案,其中包括控制器、PHY 和驗(yàn)證 IP,支持 PCIe 6.0 片上系統(tǒng) (SoC) 設(shè)計(jì)的早期開(kāi)發(fā)。

青黃不接的三代接口

實(shí)際上,目前大多公司新發(fā)布的都是關(guān)于PCIe 5.0協(xié)議的接口。

2021年10月,英特爾發(fā)布的基于Alder Lake的處理器12代酷睿,使用PCIe5.0標(biāo)準(zhǔn),其面向數(shù)據(jù)中心的下一代處理器SapphireRapids也增加PCIe 5.0。而AMD方面,在2022年開(kāi)年發(fā)布會(huì)上,蘇姿豐博士表示AMD在2022年下半年即將發(fā)布的Zen4架構(gòu)和AM5平臺(tái)也將支持PCIe5.0。AMD與Intel的入局,也標(biāo)志著PCIe 5.0的大規(guī)模商用已經(jīng)全面開(kāi)花。

在存儲(chǔ)SSD方面PCIe 5.0也在落地生根。去年7月,三星電子預(yù)告了其首款PCIe 5.0 SSD,將面向數(shù)據(jù)中心支持PCIe 5.0 x4(單端口)或者PCIe5.0 2x2(雙端口),總帶寬16GB/s。三星的這款SSD預(yù)計(jì)將于2022年第二季度推出。

除三星之外, Marvell也在去年5月底發(fā)布其首款PCIe 5.0 NVMe SSD控制器Bravera SC5系列。鎧俠在去年9月表示即將推出支持PCIe 5.0及EDSEF E3.S接口的企業(yè)級(jí)SSD CD7系列,目標(biāo)在2021年年底推出市場(chǎng)。國(guó)產(chǎn)公司瀾起科技2021年上半年表示PCIe 5.0高速接口物理層關(guān)鍵IP研發(fā)取得重要進(jìn)展,為PCIe 5.0 Retimer芯片的研發(fā)做好了支持。

除了原廠外,IP和設(shè)計(jì)公司也在PCIe 5.0上出力頗多,2021年2月新思交付業(yè)界首個(gè)符合PCIe5.0和CXL2.0規(guī)范的完整性和數(shù)據(jù)加密安全I(xiàn)P核模塊;5月,Cadence宣布面向臺(tái)積電N5支持PCIe 5.0規(guī)范的IP產(chǎn)品,該IP將于今年下半年可應(yīng)用于TSMC N3工藝技術(shù),而基于TSMC N3工藝技術(shù)的下一個(gè)版本將于2022年初流片。

PCIe 5.0標(biāo)準(zhǔn)在2019年5月便已定稿,距離其上一代PCIe 4.0的發(fā)布時(shí)間2017年正好兩年,按照3年一次迭代的周期來(lái)看,這次迭代時(shí)間極短。同時(shí),PCI 3.0到4.0的發(fā)展的時(shí)間又極長(zhǎng),因此,硬件廠商和客戶可能面對(duì)PCIe 3.0、PCIe 4.0和PCIe 5.0三種接口共生的局面。

從上圖可以看出,PCIe從4.0開(kāi)始比之前的世代更新時(shí)間更短,速度更快。但即使到今天,2017年就已經(jīng)出現(xiàn)的PCL 4.0還沒(méi)有普及。

到剛剛過(guò)去的1月,英特爾支持PCIe 4.0的Alder Lake產(chǎn)品出貨不如預(yù)期,市場(chǎng)回應(yīng)到PC OEM為求出貨回頭加單PCIe 3.0 SSD,但供應(yīng)端在物料準(zhǔn)備上已逐步轉(zhuǎn)向PCIe 4.0,而出現(xiàn)供需落差。存儲(chǔ)方面同樣不盡人意,在去年,PCIe 4.0的硬盤(pán)份額只有10%,業(yè)內(nèi)預(yù)測(cè)PCIe 4.0硬盤(pán)要想成為主流需要到2023年。

PCIe 3.0是目前的最主流的接口,PCIe 4.0成本仍然具有很大風(fēng)險(xiǎn)性。

多世代并行競(jìng)爭(zhēng)仍會(huì)持續(xù)

當(dāng)前PCIe 4.0仍未充分普及,PCIe 5.0便已進(jìn)入市場(chǎng),接著又誕生了PCIe 6.0,這也讓PCIe的升級(jí)路線出現(xiàn)分歧。整體而言,PCIe 6.0規(guī)格才剛問(wèn)世,預(yù)期最快兩年后才會(huì)有實(shí)際產(chǎn)品,產(chǎn)品市場(chǎng)仍需觀察,目前主要問(wèn)題出在PCIe 4.0與5.0之間。

固然目前PCIe 4.0的產(chǎn)品應(yīng)用要比5.0成熟許多,但到了2022年下半與2023年初以后,PCIe 5.0的產(chǎn)品選擇將比現(xiàn)在豐富許多,成本也將下降,屆時(shí)對(duì)于既有的PCIe 3.0用戶來(lái)說(shuō),便有升級(jí)到PCIe 4.0或直接跳到5.0的兩種選擇。

短期來(lái)看,可能會(huì)形成PCIe 4.0與5.0高低規(guī)混合應(yīng)用的形勢(shì),通用型主機(jī)與周邊裝置使用成本較低的PCIe 4.0,高效能型主機(jī)與周邊則用PCIe 5.0。但長(zhǎng)期來(lái)看,若PCIe 5.0組件與周邊的成本下降得夠快,那么直接跳到5.0世代或許更具吸引力。PCIe 5.0平臺(tái)可視情況使用5.0、4.0或3.0的周邊裝置,但PCIe 4.0平臺(tái)則無(wú)法發(fā)揮5.0設(shè)備的效能,因而直接升級(jí)使用5.0平臺(tái),將是更具靈活性的選擇。

相關(guān)推薦

電子產(chǎn)業(yè)圖譜

公眾號(hào):半導(dǎo)體產(chǎn)業(yè)縱橫。立足產(chǎn)業(yè)視角,提供及時(shí)、專業(yè)、深度的前沿洞見(jiàn)、技術(shù)速遞、趨勢(shì)解析,鏈接產(chǎn)業(yè)資源,構(gòu)建IC生態(tài)圈,賦能中國(guó)半導(dǎo)體產(chǎn)業(yè),我們一直在路上。