萊迪思Radiant集成了最新版本Synopsys Synplify和三重模塊化冗余(TMR),可創(chuàng)建先進(jìn)的設(shè)計自動化流程解決方案
— 中國上?!?024年4月2日——萊迪思半導(dǎo)體(NASDAQ:LSCC),低功耗可編程器件的領(lǐng)先供應(yīng)商,今日宣布推出屢獲殊榮、最新版本的萊迪思Radiant?設(shè)計軟件。新版本集成了最新的Synopsys Synplify? FPGA綜合工具和三重模塊化冗余(TMR),進(jìn)一步擴(kuò)展了功能安全和可靠性,提供先進(jìn)的設(shè)計自動化流程解決方案,幫助設(shè)計人員更輕松地開發(fā)基于萊迪思FPGA的應(yīng)用,為工業(yè)、汽車市場帶來強大的功能安全保護(hù)、高可靠性和穩(wěn)定運行等特性。
制定符合行業(yè)標(biāo)準(zhǔn)(即DO-254、IEC 61508和ISO 26262)的功能安全和錯誤緩解(error mitigation)協(xié)議,是開發(fā)和驗證高度可靠的安全關(guān)鍵設(shè)計不可或缺的一部分。集成了Synopsys Synplify TMR的萊迪思Radiant可以自動執(zhí)行必要的操作,特別是解決單粒子翻轉(zhuǎn)等軟錯誤。
萊迪思半導(dǎo)體產(chǎn)品營銷副總裁Dan Mansur表示:“隨著器件向更高的邏輯密度發(fā)展,對功能安全性和可靠性的要求也越來越高。萊迪思致力于在設(shè)計工具方面持續(xù)創(chuàng)新,讓設(shè)計工具更加易用、可靠且安全。Radiant最新版本的Synopsys TMR功能,將提供更高效和更可靠的自動化綜合協(xié)議,幫助設(shè)計人員進(jìn)一步探索我們低功耗、小尺寸FPGA的強大特性?!?/p>
萊迪思Radiant最新特性包括:
- 基于模塊的安全關(guān)鍵型設(shè)計流程
- 基于交互式Tcl的靜態(tài)時序分析可實現(xiàn)更快的時序收斂
- 多位錯誤注入用于軟錯誤測試
Synopsys系統(tǒng)設(shè)計事業(yè)部工程副總裁Tom De Schutter表示:“實現(xiàn)非常可靠和具備功能安全的FPGA設(shè)計流程自動化對于開發(fā)符合行業(yè)標(biāo)準(zhǔn)要求的復(fù)雜設(shè)計至關(guān)重要,從而助力工業(yè)、汽車、航空電子市場的安全關(guān)鍵應(yīng)用的發(fā)展。加強與萊迪思的合作可以幫助設(shè)計人員利用Synopsys Synplify完整的FPGA綜合設(shè)計流程,加速開發(fā)基于FPGA的低功耗、性能優(yōu)化的設(shè)計。”